D'Toleranz passt tëscht dem Positionéierungsstift vum Taktschalter an dem Positionéierungsloch

       All Interferenz tëscht dem Positionéierungspin vum Liicht Touchschalter an dem PCB Positionéierungsloch wäert säin SMT Montageprozess beaflossen.Wann d'Toleranzpassung kritesch ass, gëtt et e gewësse Risiko vu mechanesche Stress.Duerch d'Toleranzakkumulatiounsanalyse vum Positionéierungsstift vum Liicht Touchschalter an dem PCB Positionéierungsloch gëtt de Minimum Ofstand tëscht dem Positionéierungsstift an dem Positionéierungsloch berechent. op -0,063 mm ze sinn, dat heescht, et gëtt liicht Stéierungen.Dofir ass et e Risiko datt de Positionéierungsstift vum Liicht Touchschalter net an de PCB Positionéierungsloch gutt während der SMT Montage agesat ka ginn.Schwéier negativ Konditioune kënnen duerch visuell Inspektioun erkannt ginn virum Reflow Solderen.Kleng Mängel ginn op den nächste Prozess verlooss a verursaache mechanesch Stress.No der Root Square Sum Analyse war de Defekt Taux 7153PPM.  Et ass recommandéiert d'Gréisst an d'Toleranz vum PCB Positionéierungsloch vun 0,7 mm +/ -0,05 mm op 0,8 mm +/ -0,05 mm z'änneren.D'Toleranzakkumulatiounsanalyse gëtt erëm fir den optimiséierte Schema duerchgefouert.D'Resultater weisen datt d'Mindeststand tëscht der Positionéierungskolonne an dem Positionéierungsloch +0,037 mm ass, an de Risiko vun Interferenz gëtt eliminéiert.


Post Zäit: Aug-18-2021